Descrizione
XC9572XL-10VQG44C
:
IC: CPLD, i/o: 81, 3÷3,6 VDC, numero di macrocelle: 144, 10 ns, 100 MHz
MFR. Codice prodotto
: XC9572XL-10VQG44C
Scheda tecnica:
(E-mail o chat per file PDF)
Stato ROHS:
Qualità: 100% originale
Garanzia: UN ANNO
Serie:
|
XC9562XL
|
|
Tipo di montaggio:
|
SMD/SMT
|
|
Confezione/confezione:
|
VQFP-44
|
|
Tensione di alimentazione operativa:
|
3.3 V.
|
|
Numero di macrocelle:
|
72 Macrocella
|
|
Numero di i/o:
|
34 I/O.
|
|
Tensione di alimentazione - massima:
|
3.6 V.
|
|
Tensione di alimentazione - min:
|
3 V.
|
|
Temperatura di esercizio minima:
|
0 C
|
|
Temperatura di esercizio massima:
|
+ 70 C
|
|
Frequenza operativa massima:
|
178 MHz
|
|
Ritardo di propagazione - Max:
|
10 ns
|
|
Marchio:
|
Xilinx
|
|
Tipo di memoria:
|
Flash
|
|
Sensibile all'umidità:
|
Sì
|
|
Numero di cancelli:
|
1600
|
|
Numero di blocchi array logici - esercitazioni:
|
4
|
|
Corrente di alimentazione operativa:
|
20 ma
|
|
Tipo di prodotto:
|
CPLD - dispositivi logici programmabili complessi
|
|
Confezione originale quantità:
|
1
|
|
Sottocategoria:
|
Circuiti integrati logici programmabili
|
|
Peso unitario:
|
0.294834 once
|
La famiglia FastFLASH XC9500XL è una famiglia CPLD da 3,3 V destinata ad applicazioni ad alte prestazioni e a bassa tensione in sistemi di comunicazione e di elaborazione all'avanguardia, dove l'elevata affidabilità del dispositivo e la bassa dissipazione di potenza sono importanti. Ogni dispositivo XC9500XL supporta la programmazione in-system (ISP) e la scansione completa dei limiti IEEE Std 1149.1 (JTAG), consentendo funzionalità di debug e iterazione del progetto superiori per pacchetti con fattore di forma ridotto. La famiglia XC9500XL è progettata per funzionare a stretto contatto con le famiglie Xilinx® Virtex®, Spartan®-XL e XC4000XL FPGA, consentendo ai progettisti di sistemi di partizionare in modo ottimale la logica tra i circuiti di interfaccia veloci e la logica per impieghi generali ad alta densità. I componenti della famiglia XC9500XL sono completamente compatibili con i pin, consentendo una facile migrazione della progettazione tra più opzioni di densità in un determinato ingombro del contenitore.
Le caratteristiche architettoniche di XC9500XL soddisfano i requisiti di programmabilità all'interno del sistema. La funzionalità di bloccaggio dei pin migliorata evita costose rilavorazioni della scheda. La programmazione all'interno del sistema per tutta la gamma operativa commerciale e un'elevata resistenza alla programmazione forniscono riconfigurazioni senza problemi degli aggiornamenti sul campo del sistema. La conservazione estesa dei dati supporta una durata operativa del sistema più lunga e affidabile.
Le funzioni avanzate del sistema includono il controllo della velocità di risposta in uscita e pin di massa programmabili dall'utente per ridurre il rumore del sistema. Ogni pin utente è compatibile con ingressi da 5 V, 3,3 V e 2,5 V e le uscite possono essere configurate per il funzionamento a 3,3 V o 2,5 V. Il dispositivo XC9500XL presenta un'oscillazione simmetrica della tensione di uscita completa di 3,3 V per consentire tempi di salita e discesa bilanciati.
Caratteristiche principali
-
Ottimizzato per sistemi a 3,3 V ad alte prestazioni
-
Ritardi logici pin-to-pin 5 ns, con frequenza di sistema interna fino a 208 MHz
-
Contenitori con ingombro ridotto, inclusi VQFP, CSP TQFPsand (chip Scale Package)
-
Senza piombo disponibile per tutti i pacchetti
-
Funzionamento a potenza ridotta
-
I pin i/o con tolleranza di 5 V accettano segnali da 5 V, 3,3 V e 2,5 V.
-
Capacità di uscita 3,3 V o 2,5 V.
-
Tecnologia CMOSFET a 0.35 micron con dimensioni di caratteristica avanzate
-
Funzioni di sistema avanzate
-
Programmabile all'interno del sistema
-
Bloccaggio pin e instradamento superiori con matrice di commutazione FastCONNECT II
-
Blocchi funzione a 54 ingressi extra larghi
-
Fino a 90 termini di prodotto per macrocella con allocazione a termine di prodotto individuale
-
Inversione dell'orologio locale con tre orologi globali e onoproduct-term
-
Abilitazione uscita singola per pin di uscita con localinversione
-
Inserire l'isteresi su tutti gli ingressi dei pin di scansione utente e boundary
-
Circuito bus-hold su tutti gli ingressi pin utente
-
Supporta la funzionalità di collegamento a caldo
-
Supporto completo IEEE Std 1149.1 boundary-scan (JTAG) su tutti i dispositivi
-
Densità dei dispositivi compatibili con quattro pin
-
da 36 a 288 macrocelle, con da 800 a 6400 usablegati
-
Programmazione simultanea rapida
-
Controllo della velocità di risposta su singole uscite
-
Funzioni di sicurezza dei dati avanzate
-
Qualità e affidabilità eccellenti
-
10,000 cicli di programmazione/cancellazione della durata nominale
-
conservazione dei dati per 20 anni
-
Compatibile con pin con la famiglia XC9500 con core da 5 V in ingombro standard
Perché scegliere noi
-
Situato a Shenzhen, il centro del mercato elettronico della Cina.
-
Garanzia del 100% qualità dei componenti: Originale.
-
Scorte sufficienti sulla vostra richiesta urgente.
-
I colleghi più esperti vi aiutano a risolvere i problemi per ridurre i rischi con produzione su richiesta
-
Spedizione più rapida: I componenti in stock possono essere spediti lo stesso giorno .
-
Manutenzione 24 ore su 24
Avviso:
-
Le immagini dei prodotti sono solo di riferimento.
-
È possibile contattare il responsabile vendite per richiedere un prezzo migliore.
-
Per altri prodotti, non esitate a contattare il nostro team di vendita.